![]() 堆疊晶圓級封裝與相關製造方法
专利摘要:
半導體元件封裝結構至少包括晶粒、重佈線路層與電性連結至該重佈線路層的多個導電柱。封裝膠體部份包覆住該晶粒與該些導電柱。該封裝膠體上的多個內連線圖案與該些導電柱電性連結,該些內連線圖案提供電性連結至堆疊的第二個半導體封裝。 公开号:TW201308538A 申请号:TW100134177 申请日:2011-09-22 公开日:2013-02-16 发明作者:Karl Appelt Bernd;Kay Essig 申请人:Advanced Semiconductor Eng; IPC主号:H01L23-00
专利说明:
堆疊晶圓級封裝與相關製造方法 本發明是有關於一種半導體,且特別是有關於一種半導體組裝與封裝製程。 目前所普遍採用的晶圓級封裝方式(Wafer level packaging;WLP)可大大地改善封裝效率並降低半導體封裝之尺寸。傳統扇入(Fan-in)晶圓級封裝製程是在未切割之晶圓上進行,而使最終封裝產品尺寸約與晶粒大小差不多。而扇出(Fan-out)晶圓級封裝製程則是利用重建晶圓(Reconstitution wafer),亦即乃將各獨立晶粒重新排列成為人造模鑄晶圓,因此可減少使用昂貴覆晶基底之需求,以封裝膠體擴大封裝尺寸,以供更高輸出/輸入(Input/Output;I/O)端應用。 而立體晶圓級封裝方式(3-D WLP)中堆疊的元件之間相當需要有效率並可靠電性連結。 本發明之一實施例提出一種半導體元件封裝結構。該封裝結構包含具有主動表面的一晶片。該封裝結構更包含部份包覆該晶片且具有上表面的一封裝膠體。該封裝結構更包含一重佈線路層,包括至少一導電層與至少一介電層。該重佈線路層部份形成於該主動表面與部份形成於該封裝膠體的下表面。該封裝結構更包含複數個導電柱位於該封裝膠體內並電性連接至該重佈線路層。該封裝結構更包含位於該封裝膠體上表面的複數個凹陷。該些凹陷之位置對應於該些導電柱之位置。該封裝結構更包含複數個內連線圖案電性連接至該些導電柱。該些內連線圖案中之至少一個延伸至該些凹陷中之至少一個。 本發明之另一實施例提出一種半導體元件封裝結構。該封裝結構包含具有主動表面的一晶片。該封裝結構更包含部份包覆該晶片且具有上表面的一封裝膠體。該封裝結構更包含一重佈線路層,包括至少一導電層與至少一介電層。該重佈線路層部份形成於該主動表面與部份形成於該封裝膠體的下表面。該封裝結構更包含複數個導電柱位於該封裝膠體內並電性連接至該重佈線路層。該封裝結構更包含位於該封裝膠體上表面的複數個凹陷。該些凹陷之位置對應於該些導電柱之位置,且暴露出至少該些導電柱之上表面的至少一部份。該封裝膠體疊蓋住該些導電柱之上表面的邊緣。 本發明之另一實施例提出一種半導體元件封裝結構製造方法。該方法包含形成複數個導電柱位於一犧牲層上。該方法更包括安置至少一晶片於該犧牲層上。。該方法更包括形成一封裝膠體於該犧牲層上,包覆該至少晶片並至少部份包覆該些導電柱。。該方法更包括形成複數個凹陷於該封裝膠體中鄰近該些導電柱之上表面。。該方法更包括形成複數個內連線圖案於該封裝膠體與該些導電柱上,該些內連線圖案至少部份填入該封裝膠體內的該些凹陷。。該方法更包括移除該犧牲層。該方法更包括形成一重佈線路層於該晶片、該些導電柱與該封裝膠體上。該重佈線路層包括至少一導電層與至少一介電層。 為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。 圖1乃是描述依照本發明之一實施例的一種晶圓級封裝結構(WLP) 10。封裝結構10至少包括晶片(亦稱晶粒)110、一封裝膠體130包覆晶片110、多個插柱106埋於封裝膠體130內、內連線圖案(interconnect pattern) 112a連接至該些柱106與導線圖案(trace pattern) 112b以及重佈線路層(redistribution layer;RDL) 116。重佈線路層116包括一第一介電層113、一導電層114與一第二介電層115。其他實施例中,重佈線路層116可為單層結構(僅包括導電層114)。 晶圓級封裝結構10可包括在內連線圖案112a與封裝膠體130間、內連線圖案112a與該些柱106之間以及導線圖案112b與封裝膠體130間形成種層111。透過內連線圖案112a,其上可堆疊其他半導體封裝或堆疊不同電子元件於晶圓級封裝結構10之上,如後續所述。 此外,晶圓級封裝結構10可更包括位於重佈線路層116之導電層114上的電性接點(electrical contacts) 140。電性接點140可為例如銲球來連接晶圓級封裝結構10至外接端如系統級電路板(未圖示)。導電層114電性連接晶片110之接觸墊109與電性接點140或電性連接該些柱106之一至電性接點140之一。在底面之導電層114圖案化成為連接至該些柱106之底內連線圖案114a與底導線圖案114b。晶片110可為積體電路或任意半導體晶片如微電機系統(MEMS)。圖1所示晶圓級封裝結構10僅包含兩晶片,但亦可理解本案之封裝結構端視所需可包括任意數目(單一、二個、或多個)晶片。 實施例中所述的該些插柱106為圓柱狀的,但是其他實施例中該些插柱106也可為其他形狀例如圓錐體狀的。該些柱106可以任意導電材質如銅而製成。舉例而言,相較於電鍍插塞,實心銅柱可提供較優異之導電性。後續會被封裝膠體130包覆且連接至內連線圖案112a的該些插柱106之優點之一即是其深寬比(aspect ratio)變小,亦即插柱對應孔深/孔洞直徑比變小。較低的深寬比可提高插柱無空洞或異變之可能性,也就是改善內連線之可靠度。 圖2A是依照本發明之一實施例的一種堆疊封裝結構剖面示意圖。圖2A所示之堆疊封裝結構22包括多個電子元件20a、20b、20c,堆疊在晶圓級封裝結構10之上。電子元件20a、20b、20c可為晶粒、封裝或其他元件如被動元件等,透過如覆晶技術、表面黏著式(SMT)或其他連結方式,堆疊在晶圓級封裝結構10之上。 圖2B是依照本發明之另一實施例的一種堆疊封裝結構剖面示意圖。圖2B所示之堆疊封裝結構24包括一封裝結構26堆疊在晶圓級封裝結構10之上。封裝結構26與封裝結構10透過多個接點240而電性相連。此實施例中封裝結構26可以是另一個晶圓級封裝結構而在底面具有扇出之重佈線路層(未顯示),而電性連結至封裝結構10之上表面。 圖3A-3H是依照本發明之一實施例的一種晶圓級封裝結構製造方法的剖面示意圖。如圖3A,先提供一犧牲層100,犧牲層100上表面上具有膠帶102而膠帶102上又覆蓋光阻層104。犧牲層100、膠帶102及光阻層104之下具有硬質載體100C用以支持其上各層。膠帶102及光阻層104中形成有多個開口S。開口S可利用如:紫外光雷射鑽孔、二氧化碳雷射鑽孔或其他技術所形成。犧牲層100可為金屬例如銅箔或其他金屬箔。膠帶102可為例如晶粒黏接膠帶。光阻層104可為如乾膜式光阻層或其他光阻層。 如圖3B,於多個開口S中形成多個插柱106。該些插柱106可以電鍍方式或其他方式形成。實施例中,該些插柱106可以例如圖案電鍍法所形成的金屬例如銅所製得。實施例中,犧牲層100可作為陰極,以便於電鍍形成插柱106於開口S中。 如圖3C,移除光阻層104後,至少一晶片(或晶粒)110面朝下黏附至膠帶102。晶片110包括至少一個接觸墊109位於其朝下面(主動面)118上。此處晶片110乃指重建晶圓之單一晶片或晶粒,而晶片為從晶圓中挑出並測試確定為好的晶片(Known good die;KGD)。晶粒可能限於I/O墊數目而需要扇出以容納較大的外界連接結構如錫球。或者,若完成應用端需要是立體封裝則晶片110可不限於I/O墊數目。晶粒不會置於已經發現插柱電鍍缺陷的位置,因電鍍缺陷會導致次佳電性連接。光學檢查可檢出插柱106電鍍之缺失、不完全或瑕疵。將好的晶片置於好的插柱即可增加封裝良率。 如圖3D,模封犧牲層、膠帶102與其上之晶片110而形成一封裝膠體130覆蓋住晶片110、該些插柱106、膠帶102與犧牲層100。模封可包括壓合模塑製程(compression molding process),可以減低或避免封裝膠體130內含空隙之產生。 於封裝膠體130中形成多個凹陷S1,透過移除一部份之封裝膠體130直至該些插柱106之表面106a露出而得到凹陷S1。移除過程可以鑽孔步驟例如是紫外光雷射鑽孔或二氧化碳雷射鑽孔來進行。實施例中,凹陷S1之形狀為傾斜漸縮的或錐狀的,而上開口孔徑121大於底開口孔徑123。其他實施例中,凹陷S1之形狀可為非傾斜漸縮的與/或孔徑略小於該些柱106之直徑以避免插柱106與封裝膠體130之間有空隙。 接著,如圖3D,封裝膠體130覆蓋該些插柱106上表面106a之邊緣。該些凹陷S1之形狀為錐狀的,而上開口較大孔徑距離插柱106上表面106a較遠,較小底開口孔徑距離插柱106上表面106a較近。利用例如鑽孔(drilling)步驟形成該些凹陷S1可導致此開口形狀與封裝膠體130覆蓋該些插柱106之邊緣。若雷射沒有對準插柱106,可能會不當地移除插柱106旁之封裝膠體130,但以實施例之形狀來形成凹陷S1可降低不當操作可能性。或者,亦可研磨封裝膠體130直至露出插柱上表面106a。 如圖3E,形成一種層111於封裝膠體上表面上與凹陷S1中並覆蓋插柱上表面106a。種層111可以濺鍍或其他製程製得,種層111之材質可為任意材質,也可為多層結構。例如:種層111為覆蓋銅、鎳或鉻之鎢層。接著,於種層111上形成一導電層112並電性連接至該些柱106。導電層112可為金屬如銅或銅合金,或其他金屬。導電層112可以例如電鍍或其他製程製得。 一般而言,視凹陷S1之深寬比而定,導電層112可完全填滿或部份填入凹陷S1。較佳而言,導電層112至少電鍍覆蓋凹陷S1之側壁並電性連接至該些插柱106。位於凹陷S1內之導電層112作為插塞將封裝結構底面之訊號傳至封裝結構上面。 如圖3F,圖案化導電層112而於封裝膠體130上表面上形成佈線層或導線圖案112b以及電性連接至金屬柱106的內連線圖案112a。該些圖案可利用例如扣減式蝕刻(subtractive etching)或其他製程形成。圖案化導電層11之後,移除載體100C(圖3E所示)。接著,移除在底面之犧牲層100與一部份之該些插柱106,直到該些插柱底面106b實質上與晶片底面110b齊平。移除過程可包括如蝕刻或其他步驟。或者,金屬插塞106之底面106b可略略突出或凹陷於封裝膠體130之下表面130b。接著,移除膠帶102而暴露出該些插柱106與晶片底面110b,晶片110之接觸墊109也暴露出來。 另一實施例中,可選擇性地移除犧牲層100,移除鄰近該些插柱106之犧牲層100,直到該些插柱底面106b實質上齊平於或略略突出或凹陷於封裝膠體130之下表面130b。然後,勝於之犧牲層100與膠帶102一起移除,而暴露出該些插柱106與晶片底面110b。 如圖3G,形成一底導電層114覆蓋住該些插柱106與晶片底面110b,其後可能需以清潔步驟清理。底導電層114材質可為金屬如銅或銅合金,亦或其他材質。此實施例中,晶片110之接觸墊109可為銅墊,其厚度需足夠進行清潔與金屬化步驟。 如圖3H,圖案化底導電層114而形成電性連接至該些柱106的底內連線圖案114a以及底導線圖案114b。上下表面上的導電層112、114可以利用雙面製程同時圖案化,或依序分兩次進行。導線圖案112b與底導線圖案114b可以相同或不同,端視產品設計。而內連線圖案112a與底內連線圖案114a之位置乃對應於該些柱106之位置。不過,視所搭配之晶片或元件,該些圖案之設計或排列均可調整。 之後,在前述上下金屬圖案112/114上,可形成抗鏽層或表面加工層,例如是鎳/金疊層、有機保焊劑(organic solderability preservatives,OSP),或者材質可為化學鎳鈀浸金(electroless nickel electroless palladium immersion gold,ENEPIG)或化學鎳金(electroless nickel immersion gold,ENIG),以幫助增加連結。亦可選擇性地形成保護層如防焊層以保護前述上下金屬圖案,而僅有預定的接觸墊露出以承載錫球。 雖然根據前述實施例描述,該些柱可於單一步驟中圖案電鍍於銅箔上。薄箔可以是面板(四方)矩陣格式。一實施例中,可一次電鍍兩三片晶圓再轉至適當載體。顯示面板乃數倍大於印刷電路板,該些板材可承載晶圓,顯著增加插柱電鍍效率。若以面板格式電鍍,單一載體可承載兩薄箔而同時電鍍兩薄箔,改善製造效能。 在上述依序形成該些插柱106與導電層112之過程中,該些插柱之高度乃依設計需求為適當合理高度,不暴露出晶片110或封裝膠體130,特別是電鍍過程中不將該些元件暴露於電鍍化學反應中以避免該些元件被攻擊。 圖4A-4G是依照本發明之另一實施例的一種晶圓級封裝結構製造方法的剖面示意圖。如圖4A,先提供一犧牲層100,犧牲層100上表面上具有膠帶102而膠帶102上又具有至少一晶片110。形成光阻層104於該晶片110與膠帶102上之後,在膠帶102及光阻層104中形成多個開口S。開口S可利用前述實施例之技術所形成。一般而言,犧牲層100如前述實施例貼附至硬質載體100C上,但圖示中為描述方便忽略未繪示出硬質載體100C。 如圖4B,於多個開口S中形成多個插柱106並位於犧牲層100上。雖然圖示中該些插柱頂面106a實質上與晶片上表面110a齊平,但實際上該些插柱106可略高於或矮於晶片110。然後,移除光阻層104。 如圖4C,模封犧牲層100、膠帶102與其上之晶片110而形成一封裝膠體130覆蓋住晶片110、該些插柱106、膠帶102與犧牲層100。接著,於封裝膠體130中形成多個凹陷S1,透過移除一部份之封裝膠體130直至該些插柱106之上表面106a露出而得到凹陷S1。移除過程可以包括進行前述實施例所述之技術。凹陷S1可為具有單一一致直徑的開口,也可如圖所示開口形狀為錐狀的。 接著,如圖4D,形成一種層111於封裝膠體上表面上與凹陷S1中並覆蓋插柱上表面106a。種層111可以濺鍍或其他製程製得,接著,於種層111上形成一導電層112並電性連接至該些柱106。導電層112共形覆蓋封裝膠體130,但導電層112完全填滿或部份填入凹陷S1。既然凹陷S1之深寬比較小,導電層112可完全填滿凹陷S1。導電層112覆蓋凹陷S1之側壁並電性連接至該些插柱106。 如圖4E,。蝕刻移除在底面之犧牲層100與一部份之該些插柱106,直到該些插柱底面106b實質上與晶片底面110b齊平。接著,移除膠帶102而暴露出該些插柱106與晶片110之接觸墊109。 如圖4F,形成一重佈線路層116覆蓋住該些插柱106底面106b與晶片底面110b。此處所述重佈線路層116乃為多層,包括一第一介電層113、一導電層114與一第二介電層115。導電層114夾在第一介電層113與第二介電層115之間。重佈線路層可幫助扇出晶片墊,以容納具微細墊間間距(fine pad pitch)之晶片,也可內連至某些插柱106。重佈線路層116之形成與標準晶圓級封裝製程或製程相關材料乃是相容的,而例示步驟描述於後。 一實施例中,於重組晶圓底面形成第一介電層113之後,於其中形成接觸窗圖案(via pattern)以連接插柱與晶片接觸墊,接著固化第一介電層113。介電層113可以旋塗或其他製程所形成。於介電層113上形成導電層114,圖案化底導電層114而形成底內連線圖案114a以及底導線圖案114b。底內連線圖案114a以及底導線圖案114b扇出晶片接觸墊109並且設計為內連接插柱106與晶片接觸墊109。 舉例而言,至少介電層113或115之一者材質可以是聚乙醯胺(polyimide)、聚苯並噁唑(polybenzoxazole)、苯並環丁烯(benzocyclobutene)、其組合或其他材質。介電層113或115可以相同或不同介電材料所形成。一實施例中,底導線圖案114b連接晶片接觸墊109。底內連線圖案114a可電性連接晶片接觸墊109與插柱106或僅連接插柱106。底內連線圖案114a可用以扇出晶片接觸墊109或用以幫助連接外部連結。 如圖4G,於第二介電層115之開口S2中形成電性接點(electrical contacts) 140,電性接點140電性連結至底內連線圖案114a。電性接點140可為例如錫球、金扣柱(gold stud)或銅柱或其他適當電性接點。此外,第二介電層115更可具有凸塊下金屬化層(under-bump metallization,UBM)以強化與電性接點之黏著。導電層112圖案化為連接至插柱106的內連線圖案112a與導線圖案112b。 圖5A-5G是依照本發明之另一實施例的一種晶圓級封裝結構製造方法的剖面示意圖。如圖5A,先提供一犧牲層100,犧牲層100上具有膠帶102而膠帶102上又具有至少一晶片110。一般而言,犧牲層100如前述實施例貼附至硬質載體100C上,但圖示中為描述方便忽略未繪示出硬質載體100C。 如圖5B,模封犧牲層100、膠帶102與其上之晶片110而形成一封裝膠體130覆蓋住晶片110、膠帶102與犧牲層100。 如圖5C,接著,於封裝膠體130中形成多個開口S,移除過程可以包括進行前述實施例所述之技術。開口S可為具有單一一致直徑的開口、漸縮形狀的開口或兩者組合。若開口S以雷射鑽孔形成,因封裝膠體130顆粒會阻礙雷射會使其表面132粗糙。粗糙表面比平滑表面難以電鍍。因此,較佳是先形成插柱106再形成封裝膠體130圍繞插柱106,如圖3A-3H與圖4A-4G所示。 如圖5D,形成一種層111於封裝膠體130上表面上與開口S中並覆蓋開口內表面。種層111可以前述實施例中任意相關製程製得,接著,於種層111上形成一導電層112。導電層112覆蓋封裝膠體130,但導電層112完全填滿或部份填入開口S。既然開口S之深寬比較小,導電層112可完全填滿開口S。導電層112填充於開口S內之部份可視為插柱部份T12c。導電層112較佳是完全覆蓋開口S之側壁與底部。此實施例中,單一形成導電層112之步驟取代了前述實施例中分開形成插柱106與導電層之步驟。 如圖5E,移除在底面之犧牲層100與一部份之插柱部份112c,直到插柱部份112c的底面113實質上與晶片底面110b齊平。該移除步驟可以前述實施例之技術進行。接著,移除膠帶102而暴露出插柱部份112c與晶片110之底面110b。 如圖5F,形成一底導電層114覆蓋住插柱部份112c與晶片110之底面110b。導電層112或底導電層114材質可包括前述實施例之金屬或其他材質。 如圖5G,圖案化導電層112為佈線或導線圖案112b與內連線圖案112a(包括插柱部份112c)。圖案化底導電層114而形成電性連接至插柱部份112c的底內連線圖案114a以及底導線圖案114b。 圖6A-6F是依照本發明之另一實施例的一種晶圓級封裝結構製造方法的剖面示意圖。如圖6A,先提供一犧牲層100,犧牲層100上具有多個插柱106,而犧牲層100透過膠帶102貼附至硬質載體100C上。部份移除犧牲層100而定義出一晶片安置區A,至少一晶片位於膠帶102上並位於晶片安置區A內。晶片安置區可利用選擇性蝕刻或其他製程製得。 如圖6B,模封犧牲層100與其上之晶片110而形成一封裝膠體130覆蓋住晶片110、該些插柱106與犧牲層100,並位於膠帶102之上。接著,於封裝膠體130中形成多個凹陷S1,透過移除一部份之封裝膠體130直至該些插柱106露出而得到凹陷S1。凹陷S1可為具有單一一致直徑的開口,也可如圖所示開口形狀為錐狀的。 接著,如圖6C,形成一種層111於封裝膠體上表面上與凹陷S1中並覆蓋插柱上表面106a。接著,於種層111上形成一導電層112並電性連接至該些柱106。導電層112共形覆蓋封裝膠體130,但導電層112完全填滿或部份填入凹陷S1。既然凹陷S1之深寬比較小,導電層112可完全填滿凹陷S1。導電層112覆蓋凹陷S1之側壁並電性連接至該些插柱106。 如圖6D,移除硬質載體100C與膠帶102。移除在底面之犧牲層100與一部份之該些插柱106。移除步驟可以前述技術進行。因犧牲層100相當薄,可忽視晶片底面110b與封裝膠體130底面之高度差不計。晶片底面110b與封裝膠體130底面之高度差異繪示與實際比例不同。 如圖6E,形成一底導電層114覆蓋住插柱106與晶片110之底面110b。 如圖6F,圖案化導電層112為佈線或導線圖案112b與連接插柱106的內連線圖案112a。圖案化底導電層114而形成電性連接至插柱106的底內連線圖案114a以及底導線圖案114b。 圖7A-7F是依照本發明之另一實施例的一種晶圓級封裝結構製造方法的剖面示意圖。如圖7A,先提供一犧牲層100,犧牲層100上具有多個插柱106,而犧牲層100與該些插柱106位於膠帶102上。部份移除犧牲層100而定義出一晶片安置區A,至少一晶片位於膠帶102上並位於晶片安置區A內。晶片安置區可利用選擇性蝕刻或其他製程製得。該些插柱106之頂面106a高於晶片110之頂面110a。一般而言,犧牲層100貼附於硬質載體100C,但圖示描述中省略。 如圖7B,模封犧牲層100與其上之晶片110而形成一封裝膠體130覆蓋住晶片110、該些插柱106與犧牲層100,並位於膠帶102之上。 如圖7C,接著,從上面移除封裝膠體130之部份薄化封裝膠體130,直至該些插柱106之表面106a露出。該移除步驟可包括研磨或其他步驟。此實施例中之插柱106可視為貫穿封裝膠體之插塞。薄化之封裝膠體130a之厚度乃厚於晶片,方能提供晶粒與後續形成導線圖案間之背面絕緣。 如圖7D,移除膠帶102而露出犧牲層100。移除在底面之犧牲層100,移除步驟可以前述技術進行。分別形成導電層112、114覆蓋薄化之封裝膠體130a的頂面、底面。 如圖7E,圖案化導電層112為佈線或導線圖案112b與連接插柱106的內連線圖案112a。圖案化底導電層114而形成電性連接至插柱106的底內連線圖案114a以及底導線圖案114b。。 之後,在前述上下金屬圖案112/114上,可形成抗鏽層或表面加工層,例如是鎳/金疊層、有機保焊劑(OSP),或者材質可為化學鎳鈀浸金(ENEPIG)或化學鎳金(ENIG),以幫助增加連結。亦可選擇性地形成防焊層以保護前述上下金屬圖案。 另一實施例中,類似圖7C中薄化封裝膠體130之步驟可持續進行直到晶片110背面與插柱106上部從薄化的封裝膠體130a暴露出來。可額外形成一介電覆蓋層(未繪示)於封裝膠體130a上與晶片110背面上,但不覆蓋插柱106,然後再形成導電層112於介電覆蓋層與該些插柱106上。 其他實施例中,可使用多層重佈線路層來取代前述實施例之底面金屬圖案,以便將小間距晶片墊扇出或重佈高密度導線線路。 由前述實施例可知,晶圓級封裝結構可提供安裝於其上的元件或下一級基板直接電性連結。亦即,本發明的晶圓級封裝結構可直接電性連結安裝於其兩面之元件。因此,本案之晶圓級封裝結構適合用於立體晶圓級封裝,而堆疊封裝尺寸頗小。本發明的晶圓級封裝結構可在雙面設置重佈線路圖案,以堆疊不同種類或尺寸封裝結構,提供產品設計彈性。 本案實施例中電鍍該些插柱106之電鍍製程可有效調整最佳化電鍍化學反應與配方程式,以電鍍形成該些柱106而不電鍍封裝膠體130上表面/種層111。另一方面,貫穿膠體之接觸窗電鍍較為複雜,因電鍍多會發生於接觸窗孔,但少數電鍍仍會發生於封裝膠體130上表面/種層111。因此,此種電鍍所應用之電鍍化學反應與配方程式亦不相同。電鍍表面可能需要平坦化以便移除過度電鍍區域,亦即不均勻處。此一步驟可能會導致插柱106缺陷,例如電鍍包含物或空隙之產生。 前述實施例中重佈線路層僅設置於封裝結構底側(晶片側),但重佈線路層可以設置於封裝結構兩面以達到最高導線密度解析度。此外,雖然只顯示單一層之重佈線路層,但不同實施例中可視設計使用多層重佈線路層。 雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。 10、22、24、26...封裝結構 20a、20b、20c...電子元件 100...犧牲層 102...膠帶 106...插柱 109...接觸墊 110...晶片 112a...內連線圖案 112b...導線圖案 113、115...介電層 112、114...導電層 114a...底內連線圖案 114b...底導線圖案 116...重佈線路層 130、130a...封裝膠體 106a、110a...上表面 106b、110b、130b...下表面 140...電性接點 240...接點 S...開口 S1...凹陷 A...晶片設置區 圖1是依照本發明之一實施例的一種晶圓級封裝結構剖面示意圖。 圖2A是依照本發明之一實施例的一種堆疊封裝結構剖面示意圖。 圖2B是依照本發明之另一實施例的一種堆疊封裝結構剖面示意圖。 圖3A-3H是依照本發明之一實施例的一種堆疊晶圓級封裝結構製造方法的剖面示意圖。 圖4A-4G是依照本發明之另一實施例的一種堆疊晶圓級封裝結構製造方法的剖面示意圖。 圖5A-5G是依照本發明之另一實施例的一種堆疊晶圓級封裝結構製造方法的剖面示意圖。 圖6A-6F是依照本發明之又一實施例的一種堆疊晶圓級封裝結構製造方法的剖面示意圖。 圖7A-7E是依照本發明之又一實施例的一種堆疊晶圓級封裝結構製造方法的剖面示意圖。 10...封裝結構 106...插柱 109...接觸墊 110...晶片 111...種層 112a...內連線圖案 112b...導線圖案 113、115...介電層 114...金屬層 114a...底內連線圖案 114b...底導線圖案 116...重佈線路層 130...封裝膠體 140...電性接點
权利要求:
Claims (20) [1] 一種半導體元件封裝結構,包含:一晶片,其具有一主動表面;一封裝膠體,部份包覆該晶片且具有一上表面;一重佈線路層,包括至少一導電層與至少一介電層,其中該重佈線路層部份形成於該主動表面與部份形成於該封裝膠體的一下表面;複數個導電柱位於該封裝膠體內並電性連接至該重佈線路層;複數個凹陷,位於該封裝膠體的該上表面,其中該些凹陷之位置對應於該些導電柱之位置;以及複數個內連線圖案,電性連接至該些導電柱,而該些內連線圖案中之至少一個延伸至該些凹陷中之至少一個。 [2] 如申請專利範圍第1項所述之半導體元件封裝結構,更包括一種層位於該封裝膠體與該些內連線圖案之間。 [3] 如申請專利範圍第1項所述之半導體元件封裝結構,其中該些凹陷為錐狀。 [4] 如申請專利範圍第3項所述之半導體元件封裝結構,其中該些凹陷在遠離該些導電柱之位置之直徑大於鄰近該些導電柱之位置之直徑。 [5] 如申請專利範圍第1項所述之半導體元件封裝結構,其中該封裝膠體疊蓋住該些導電柱之上表面的邊緣。 [6] 如申請專利範圍第1項所述之半導體元件封裝結構,其中該重佈線路層包括一導電層介於一上介電層與一下介電層之間。 [7] 如申請專利範圍第1項所述之半導體元件封裝結構,其中該半導體元件封裝結構為一第一半導體元件封裝結構,更包括一第二半導體元件封裝結構堆疊於該第一半導體元件封裝結構上。 [8] 一種半導體元件封裝結構,包含:一晶片,其具有一主動表面;一封裝膠體,部份包覆該晶片且具有一上表面;一重佈線路層,包括至少一導電層與至少一介電層,其中該重佈線路層部份形成於該主動表面與部份形成於該封裝膠體的一下表面;複數個導電柱位於該封裝膠體內並電性連接至該重佈線路層;以及複數個凹陷,位於該封裝膠體的該上表面,其中該些凹陷之位置對應於該些導電柱之位置,且暴露出至少該些導電柱之上表面的至少一部份,其中該封裝膠體疊蓋住該些導電柱之上表面的邊緣。 [9] 如申請專利範圍第8項所述之半導體元件封裝結構,更包括複數個內連線圖案位於該封裝膠體與該些導電柱上,該些內連線圖案至少部份填入該封裝膠體之該些凹陷。 [10] 如申請專利範圍第9項所述之半導體元件封裝結構,更包括一種層位於該封裝膠體與該些內連線圖案之間。 [11] 如申請專利範圍第8項所述之半導體元件封裝結構,其中該些凹陷為錐狀。 [12] 如申請專利範圍第11項所述之半導體元件封裝結構,其中該些凹陷在遠離該些導電柱之位置之直徑大於鄰近該些導電柱之位置之直徑。 [13] 如申請專利範圍第8項所述之半導體元件封裝結構,其中該重佈線路層包括一導電層介於一上介電層與一下介電層之間。 [14] 如申請專利範圍第8項所述之半導體元件封裝結構,其中該半導體元件封裝結構為一第一半導體元件封裝結構,更包括一第二半導體元件封裝結構堆疊於該第一半導體元件封裝結構上。 [15] 一種半導體元件封裝結構製造方法,包含:形成複數個導電柱位於一犧牲層上;安置至少一晶片於該犧牲層上;形成一封裝膠體於該犧牲層上,包覆該至少晶片並至少部份包覆該些導電柱;形成複數個凹陷於該封裝膠體中鄰近該些導電柱之上表面;形成複數個內連線圖案於該封裝膠體與該些導電柱上,該些內連線圖案至少部份填入該封裝膠體內的該些凹陷;移除該犧牲層;以及形成一重佈線路層於該晶片、該些導電柱與該封裝膠體上,該重佈線路層包括至少一導電層與至少一介電層。 [16] 如申請專利範圍第15項所述之半導體元件封裝結構製造方法,其中形成該些凹陷之步驟更包括進行一雷射鑽孔製程。 [17] 如申請專利範圍第15項所述之半導體元件封裝結構製造方法,更包括形成一種層於該封裝膠體之上並至少部份填入於該些凹陷。 [18] 如申請專利範圍第15項所述之半導體元件封裝結構製造方法,其中該些凹陷為錐狀。 [19] 如申請專利範圍第18項所述之半導體元件封裝結構製造方法,其中該些凹陷在遠離該些導電柱之位置之直徑大於鄰近該些導電柱之位置之直徑。 [20] 如申請專利範圍第15項所述之半導體元件封裝結構製造方法,其中該重佈線路層包括一導電層夾於一上介電層與一下介電層之間。
类似技术:
公开号 | 公开日 | 专利标题 TWI445144B|2014-07-11|堆疊晶圓級封裝與相關製造方法 KR20160067022A|2016-06-13|집적 회로 패키지 패드 및 그 형성 방법 US20180151521A1|2018-05-31|Method of fabricating redistribution circuit structure US8860079B2|2014-10-14|Semiconductor packages and methods of packaging semiconductor devices US8766456B2|2014-07-01|Method of fabricating a semiconductor package KR20190003403A|2019-01-09|반도체 패키지 및 방법 US10892228B2|2021-01-12|Method of manufacturing conductive feature and method of manufacturing package KR101354241B1|2014-01-22|집적 회로 디바이스를 위한 3d 집적 마이크로전자 어셈블리 및 그 제조 방법 US20200075526A1|2020-03-05|Package structure and method of manufacturing the same US9865548B2|2018-01-09|Polymer member based interconnect JP2007073765A|2007-03-22|半導体パッケージ及びその製造方法 TW201911438A|2019-03-16|整合扇出型封裝的製造方法 CN109786268B|2020-09-08|半导体封装件中的金属化图案及其形成方法 KR101923260B1|2018-11-28|집적 회로 구조체 및 그 제조 방법 US11251142B2|2022-02-15|Method of fabricating package structure US10879199B2|2020-12-29|Method of manufacturing semiconductor package TW201916305A|2019-04-16|封裝結構 US20100075462A1|2010-03-25|Method of forming semiconductor package JP2017163027A|2017-09-14|配線基板、半導体装置及び配線基板の製造方法 US11158576B2|2021-10-26|Package structure having redistribution layer structures KR20200138632A|2020-12-10|집적 회로 패키지 및 방법 TW201836098A|2018-10-01|半導體封裝結構及其製造方法 US10867947B2|2020-12-15|Semiconductor packages and methods of manufacturing the same US11127701B2|2021-09-21|Method of manufacturing intergrated fan-out package with redistribution structure TWI740219B|2021-09-21|載板及其製作方法
同族专利:
公开号 | 公开日 TWI445144B|2014-07-11| CN102324418A|2012-01-18| US20130037929A1|2013-02-14|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 TWI506742B|2013-04-09|2015-11-01|矽品精密工業股份有限公司|半導體封裝件及其製法| TWI557860B|2014-07-08|2016-11-11|矽品精密工業股份有限公司|半導體封裝件及其製法| TWI571984B|2015-05-25|2017-02-21|華亞科技股份有限公司|扇出晶圓級封裝及其製作方法| TWI585932B|2016-05-11|2017-06-01|欣興電子股份有限公司|晶片封裝結構| US9899307B2|2015-12-23|2018-02-20|Powertech Technology Inc.|Fan-out chip package with dummy pattern and its fabricating method| CN109243981A|2017-07-10|2019-01-18|力成科技股份有限公司|封装结构及其制造方法| US10211139B2|2012-05-24|2019-02-19|Unimicron Technology Corp.|Chip package structure| TWI672768B|2016-01-15|2019-09-21|英屬開曼群島商鳳凰先驅股份有限公司|封裝基板|US5108825A|1989-12-21|1992-04-28|General Electric Company|Epoxy/polyimide copolymer blend dielectric and layered circuits incorporating it| US5206712A|1990-04-05|1993-04-27|General Electric Company|Building block approach to microwave modules| US5161093A|1990-07-02|1992-11-03|General Electric Company|Multiple lamination high density interconnect process and structure employing a variable crosslinking adhesive| US6242282B1|1999-10-04|2001-06-05|General Electric Company|Circuit chip package and fabrication method| US7548430B1|2002-05-01|2009-06-16|Amkor Technology, Inc.|Buildup dielectric and metallization process and semiconductor package| JP4209178B2|2002-11-26|2009-01-14|新光電気工業株式会社|電子部品実装構造及びその製造方法| US7838779B2|2005-06-17|2010-11-23|Nec Corporation|Wiring board, method for manufacturing same, and semiconductor package| US8193034B2|2006-11-10|2012-06-05|Stats Chippac, Ltd.|Semiconductor device and method of forming vertical interconnect structure using stud bumps| US20080246126A1|2007-04-04|2008-10-09|Freescale Semiconductor, Inc.|Stacked and shielded die packages with interconnects| US7863088B2|2007-05-16|2011-01-04|Infineon Technologies Ag|Semiconductor device including covering a semiconductor with a molding compound and forming a through hole in the molding compound| US7863090B2|2007-06-25|2011-01-04|Epic Technologies, Inc.|Packaged electronic modules and fabrication methods thereof implementing a cell phone or other electronic system| US7888184B2|2008-06-20|2011-02-15|Stats Chippac Ltd.|Integrated circuit packaging system with embedded circuitry and post, and method of manufacture thereof| US9082806B2|2008-12-12|2015-07-14|Stats Chippac, Ltd.|Semiconductor device and method of forming a vertical interconnect structure for 3-D FO-WLCSP| US8378466B2|2009-11-19|2013-02-19|Advanced Semiconductor Engineering, Inc.|Wafer-level semiconductor device packages with electromagnetic interference shielding| US8372689B2|2010-01-21|2013-02-12|Advanced Semiconductor Engineering, Inc.|Wafer-level semiconductor device packages with three-dimensional fan-out and manufacturing methods thereof| TWI411075B|2010-03-22|2013-10-01|Advanced Semiconductor Eng|半導體封裝件及其製造方法| US8357564B2|2010-05-17|2013-01-22|Stats Chippac, Ltd.|Semiconductor device and method of forming prefabricated multi-die leadframe for electrical interconnect of stacked semiconductor die| TWI492349B|2010-09-09|2015-07-11|矽品精密工業股份有限公司|晶片尺寸封裝件及其製法| US9312218B2|2011-05-12|2016-04-12|Stats Chippac, Ltd.|Semiconductor device and method of forming leadframe with conductive bodies for vertical electrical interconnect of semiconductor die| US8476770B2|2011-07-07|2013-07-02|Taiwan Semiconductor Manufacturing Company, Ltd.|Apparatus and methods for forming through vias|JP5592055B2|2004-11-03|2014-09-17|テッセラ,インコーポレイテッド|積層パッケージングの改良| US8058101B2|2005-12-23|2011-11-15|Tessera, Inc.|Microelectronic packages and methods therefor| US9159708B2|2010-07-19|2015-10-13|Tessera, Inc.|Stackable molded microelectronic packages with area array unit connectors| US8482111B2|2010-07-19|2013-07-09|Tessera, Inc.|Stackable molded microelectronic packages| KR101075241B1|2010-11-15|2011-11-01|테세라, 인코포레이티드|유전체 부재에 단자를 구비하는 마이크로전자 패키지| US20120146206A1|2010-12-13|2012-06-14|Tessera Research Llc|Pin attachment| US8618659B2|2011-05-03|2013-12-31|Tessera, Inc.|Package-on-package assembly with wire bonds to encapsulation surface| KR101128063B1|2011-05-03|2012-04-23|테세라, 인코포레이티드|캡슐화 층의 표면에 와이어 본드를 구비하는 패키지 적층형 어셈블리| US9013037B2|2011-09-14|2015-04-21|Stmicroelectronics Pte Ltd.|Semiconductor package with improved pillar bump process and structure| US8404520B1|2011-10-17|2013-03-26|Invensas Corporation|Package-on-package assembly with wire bond vias| US8779601B2|2011-11-02|2014-07-15|Stmicroelectronics Pte Ltd|Embedded wafer level package for 3D and package-on-package applications, and method of manufacture| US8916481B2|2011-11-02|2014-12-23|Stmicroelectronics Pte Ltd.|Embedded wafer level package for 3D and package-on-package applications, and method of manufacture| US8907362B2|2012-01-24|2014-12-09|Cooledge Lighting Inc.|Light-emitting dies incorporating wavelength-conversion materials and related methods| WO2013112435A1|2012-01-24|2013-08-01|Cooledge Lighting Inc.|Light - emitting devices having discrete phosphor chips and fabrication methods| US8946757B2|2012-02-17|2015-02-03|Invensas Corporation|Heat spreading substrate with embedded interconnects| US8372741B1|2012-02-24|2013-02-12|Invensas Corporation|Method for package-on-package assembly with wire bonds to encapsulation surface| US9349706B2|2012-02-24|2016-05-24|Invensas Corporation|Method for package-on-package assembly with wire bonds to encapsulation surface| US8835228B2|2012-05-22|2014-09-16|Invensas Corporation|Substrate-less stackable package with wire-bond interconnect| US9391008B2|2012-07-31|2016-07-12|Invensas Corporation|Reconstituted wafer-level package DRAM| US9502390B2|2012-08-03|2016-11-22|Invensas Corporation|BVA interposer| TWI483364B|2012-08-31|2015-05-01|Chipmos Technologies Inc|半導體裝置及其製造方法| CN102891118A|2012-10-08|2013-01-23|日月光半导体制造股份有限公司|堆叠封装的下封装体构造及其制造方法| US8975738B2|2012-11-12|2015-03-10|Invensas Corporation|Structure for microelectronic packaging with terminals on dielectric mass| CN103050450B|2012-11-14|2015-10-28|日月光半导体制造股份有限公司|芯片封装构造及其制造方法| US8878353B2|2012-12-20|2014-11-04|Invensas Corporation|Structure for microelectronic packaging with bond elements to encapsulation surface| US9136254B2|2013-02-01|2015-09-15|Invensas Corporation|Microelectronic package having wire bond vias and stiffening layer| US8952544B2|2013-07-03|2015-02-10|Taiwan Semiconductor Manufacturing Company Ltd.|Semiconductor device and manufacturing method thereof| US8883563B1|2013-07-15|2014-11-11|Invensas Corporation|Fabrication of microelectronic assemblies having stack terminals coupled by connectors extending through encapsulation| US9023691B2|2013-07-15|2015-05-05|Invensas Corporation|Microelectronic assemblies with stack terminals coupled by connectors extending through encapsulation| US9034696B2|2013-07-15|2015-05-19|Invensas Corporation|Microelectronic assemblies having reinforcing collars on connectors extending through encapsulation| FR3008903B1|2013-07-29|2015-07-31|Commissariat Energie Atomique|Depot par enduction centrifuge d'une couche mince structuree sur un substrat| US9064873B2|2013-07-30|2015-06-23|Taiwan Semiconductor Manufacturing Company Ltd.|Singulated semiconductor structure| US9167710B2|2013-08-07|2015-10-20|Invensas Corporation|Embedded packaging with preformed vias| US9685365B2|2013-08-08|2017-06-20|Invensas Corporation|Method of forming a wire bond having a free end| US20150076714A1|2013-09-16|2015-03-19|Invensas Corporation|Microelectronic element with bond elements to encapsulation surface| TWI538112B|2013-11-01|2016-06-11|南茂科技股份有限公司|一種引線框架之封裝結構及其製造方法| US9488779B2|2013-11-11|2016-11-08|Taiwan Semiconductor Manufacturing Company, Ltd.|Apparatus and method of forming laser chip package with waveguide for light coupling| US9082753B2|2013-11-12|2015-07-14|Invensas Corporation|Severing bond wire by kinking and twisting| US9087815B2|2013-11-12|2015-07-21|Invensas Corporation|Off substrate kinking of bond wire| DE102013112549B4|2013-11-14|2021-08-05|OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung|Verfahren zur Herstellung von optoelektronischen Halbleiterbauelementen und optoelektronisches Halbleiterbauelement| US9263394B2|2013-11-22|2016-02-16|Invensas Corporation|Multiple bond via arrays of different wire heights on a same substrate| US9379074B2|2013-11-22|2016-06-28|Invensas Corporation|Die stacks with one or more bond via arrays of wire bond wires and with one or more arrays of bump interconnects| US9583456B2|2013-11-22|2017-02-28|Invensas Corporation|Multiple bond via arrays of different wire heights on a same substrate| US9583411B2|2014-01-17|2017-02-28|Invensas Corporation|Fine pitch BVA using reconstituted wafer with area array accessible for testing| US9343443B2|2014-02-05|2016-05-17|Cooledge Lighting, Inc.|Light-emitting dies incorporating wavelength-conversion materials and related methods| US9293437B2|2014-02-20|2016-03-22|Taiwan Semiconductor Manufacturing Company, Ltd.|Functional block stacked 3DIC and method of making same| US9735134B2|2014-03-12|2017-08-15|Taiwan Semiconductor Manufacturing Company, Ltd.|Packages with through-vias having tapered ends| US9704841B2|2014-03-26|2017-07-11|United Microelectronics Corp.|Method of packaging stacked dies on wafer using flip-chip bonding| US9406531B1|2014-03-28|2016-08-02|STATS ChipPAC Pte. Ltd.|Integrated circuit packaging system with photoimagable dielectric-defined trace and method of manufacture thereof| US9214454B2|2014-03-31|2015-12-15|Invensas Corporation|Batch process fabrication of package-on-package microelectronic assemblies| TWI582866B|2014-04-03|2017-05-11|矽品精密工業股份有限公司|半導體封裝件之製法及其所用之支撐件| US10381326B2|2014-05-28|2019-08-13|Invensas Corporation|Structure and method for integrated circuits packaging with increased density| US9646917B2|2014-05-29|2017-05-09|Invensas Corporation|Low CTE component with wire bond interconnects| US9412714B2|2014-05-30|2016-08-09|Invensas Corporation|Wire bond support structure and microelectronic package including wire bonds therefrom| US9859265B2|2014-06-06|2018-01-02|Taiwan Semiconductor Manufacturing Company, Ltd.|Package structure and methods of forming the same| CN104051443B|2014-06-30|2017-02-01|江阴芯智联电子科技有限公司|高密度可堆叠封装结构及制作方法| US9305901B2|2014-07-17|2016-04-05|Seagate Technology Llc|Non-circular die package interconnect| CN104332456A|2014-09-04|2015-02-04|华进半导体封装先导技术研发中心有限公司|晶圆级扇出型堆叠封装结构及其制造工艺| US9735084B2|2014-12-11|2017-08-15|Invensas Corporation|Bond via array for thermal conductivity| EP3054492A3|2015-02-03|2016-10-26|Epistar Corporation|Light-emitting device| US9443921B2|2015-02-10|2016-09-13|Advanced Semiconductor Engineering, Inc.|Semiconductor package structure and semiconductor manufacturing process| KR101612220B1|2015-02-23|2016-04-12|앰코 테크놀로지 코리아 주식회사|반도체 패키지 제조 방법 및 이를 이용한 반도체 패키지| US9888579B2|2015-03-05|2018-02-06|Invensas Corporation|Pressing of wire bond wire tips to provide bent-over tips| US9659805B2|2015-04-17|2017-05-23|Taiwan Semiconductor Manufacturing Company, Ltd.|Fan-out interconnect structure and methods forming the same| US9502372B1|2015-04-30|2016-11-22|Invensas Corporation|Wafer-level packaging using wire bond wires in place of a redistribution layer| US9761554B2|2015-05-07|2017-09-12|Invensas Corporation|Ball bonding metal wire bond wires to metal pads| TWI559419B|2015-08-21|2016-11-21|力成科技股份有限公司|使用模封互連基板製程之柱頂互連(pti)型態半導體封裝構造及其製造方法| CN106486453A|2015-08-25|2017-03-08|力成科技股份有限公司|一种柱顶互连型态半导体封装构造及其制造方法| US10490528B2|2015-10-12|2019-11-26|Invensas Corporation|Embedded wire bond wires| US9490222B1|2015-10-12|2016-11-08|Invensas Corporation|Wire bond wires for interference shielding| US10332854B2|2015-10-23|2019-06-25|Invensas Corporation|Anchoring structure of fine pitch bva| US10181457B2|2015-10-26|2019-01-15|Invensas Corporation|Microelectronic package for wafer-level chip scale packaging with fan-out| US10043779B2|2015-11-17|2018-08-07|Invensas Corporation|Packaged microelectronic device for a package-on-package device| US9659848B1|2015-11-18|2017-05-23|Invensas Corporation|Stiffened wires for offset BVA| US9984992B2|2015-12-30|2018-05-29|Invensas Corporation|Embedded wire bond wires for vertical integration with separate surface mount and wire bond mounting surfaces| CN106981472A|2016-01-15|2017-07-25|恒劲科技股份有限公司|封装基板| WO2017160235A1|2016-03-16|2017-09-21|Agency For Science, Technology And Research|Electrical connection structure, semiconductor package and method of forming the same| US10236245B2|2016-03-23|2019-03-19|Dyi-chung Hu|Package substrate with embedded circuit| US9659911B1|2016-04-20|2017-05-23|Powertech Technology Inc.|Package structure and manufacturing method thereof| US9935075B2|2016-07-29|2018-04-03|Invensas Corporation|Wire bonding method and apparatus for electromagnetic interference shielding| US10299368B2|2016-12-21|2019-05-21|Invensas Corporation|Surface integrated waveguides and circuit structures therefor| US10672729B2|2017-03-30|2020-06-02|Taiwan Semiconductor Manufacturing Co., Ltd.|Package structure and method of forming package structure| KR20200069710A|2018-12-07|2020-06-17|삼성전자주식회사|전도성 필라를 갖는 반도체 패키지 및 그 제조 방법|
法律状态:
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 US13/206,346|US20130037929A1|2011-08-09|2011-08-09|Stackable wafer level packages and related methods| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|